Universitat de Girona

Programa de l'assignatura

Curs 2003-04

3105IG0010 ESTRUCTURA DE COMPUTADORS AVANÇADA


Objectius  

 
Proporcionar una visió general del funcionament d’un computador, des del punt de vista hardware.
Incidir especialment en la relació entre el processador i els blocs d’entrada/sortida, descrivint els senyals típics d’un controlador d’entrada/sortida i les diferents alternatives d’interconnexió amb el processador. S’aprofundeix en les metodologies d'enquesta, interrupcions i accés directe a memòria per a la realització d'operacions d’entrada i sortida de dades.
Estudiar la relació existent entre el sistema de memòria i el processador. Es destaca, sobretot, la interconnexió entre diferents tipus de blocs de memòria i el processador estudiant a fons els senyals que hi estan implicats. També es para esment en la memòria cache, el hardware bàsic de suport a la gestió de memòria i el concepte de jerarquies de memòria.
Estudiar alternatives associades a l’arquitectura de computadors que permetin l’augment de rendiment d’aquests sistemes.
Habituar l'alumne en la utilització de les diferents fonts bibliogràfiques i de documentació.
 
Prerrequisits  

Es recomana tenir consolidats els conceptes impartits corresponents a les assignatures obligatòries següents:

- Estructura i tecnologia de computadors.

- Introducció a la lògica.

 

 
Contingut (Programa)  

Tema 1. El processador i el sistema de memòria (9 hores)

Introducció

Processador de 8 bits

Mòdul de memòria

Connexió processador-memòria

Processadors de 16 i 32 bits

Sistema de memòria per a processadors de 16 i 32 bits

Multiplexació del bus

Alguns tipus de memòria

 

Tema 2. El processador i el sistema d’entrada/sortida (7 hores)

Dispositius d’entrada/sortida i controladors

Connexió de controladors al bus

Interrupcions

Accés directe a memòria (DMA)

 

Tema 3. Jerarquia de memòries. Memòria cache. Memòria virtual (10 hores)

Jerarquia de memòries

Principis de funcionament de la memòria cache

Mesures de rendiment

Algoritmes d’emplaçament

Algoritmes de reemplaçament

Polítiques d'escriptura

Memòria entrellaçada

Les memòries caches actuals

Segmentació i paginació. Memòria virtual

 
Bibliografia  


  • Stallings, W; Organización y arquitectura de computadores; Ed. Prentice Hall, 2000.

  • Patterson, D.A., Hennessy, J.L.; Estructura y diseño de computadores; Ed. Reverté, S.A., 2000.

  • Hall, D.V.; Microprocessors and interfacing. Programming and hardware; Ed. McGraw-Hill, 1992.

  • Diverses publicacions docents de la UdG i la UPC.

 
Mètodes docents  

Impartició de classes teòriques i problemes.

Impartició de classes pràctiques en aula d'ordinadors.

 
Tipus d'exàmens i avaluacions  

L'avaluació es composarà d'una prova escrita i de pràctiques en aula de PC's. El nombre de pràctiques que s'hauran de portar a terme serà de tres o quatre.

Nota d’examen ponderat amb nota de pràctiques (80% teoria, 20% pràctiques).

 
Informació addicional  

Normativa de pràctiques:

  • 2 ó 3 setmanes per a preparar grups i material.
  • Els grups de pràctiques estaran composats per 2 persones.
  • Auto-organització en l’elaboració dels grups.
  • Presentació d’un informe per grup de pràctiques per a cada pràctica.
  • Es puntuarà segons assistència, desenvolupament en aula i informe.
  • Cal aprovar-les per superar l’assignatura.
  • Ponderen en el resultat final de l’assignatura.
 
Llengua de les classes  

Català